定 價(jià):39 元
叢書名:高等學(xué)校應(yīng)用型特色規(guī)劃教材
- 作者:謝志遠(yuǎn),尚秋峰
- 出版時(shí)間:2014/6/1
- ISBN:9787302357155
- 出 版 社:清華大學(xué)出版社
- 中圖法分類:TN79
- 頁碼:338
- 紙張:膠版紙
- 版次:1
- 開本:16K
《數(shù)字電子技術(shù)基礎(chǔ)/高等學(xué)校應(yīng)用型特色規(guī)劃教材》緊緊圍繞數(shù)字信號(hào)的產(chǎn)生、變換、處理、邏輯運(yùn)算、存儲(chǔ)等內(nèi)容進(jìn)行講解,具體內(nèi)容包括:數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件、脈沖波形的變換與產(chǎn)生、數(shù)/模與模/數(shù)轉(zhuǎn)換器以及數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化EDA等。《數(shù)字電子技術(shù)基礎(chǔ)/高等學(xué)校應(yīng)用型特色規(guī)劃教材》在編寫上概念清晰,內(nèi)容先進(jìn)、實(shí)用,淡化內(nèi)部電路的分析計(jì)算,突出實(shí)際電路的應(yīng)用,引入數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化EDA技術(shù),并給出了若干典型數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例。為便于讀者學(xué)習(xí),每章都給出了習(xí)題,參考答案可在清華大學(xué)出版社網(wǎng)站下載。
《數(shù)字電子技術(shù)基礎(chǔ)/高等學(xué)校應(yīng)用型特色規(guī)劃教材》既可作為高等學(xué)校電氣信息、電子信息類各專業(yè)數(shù)字電子技術(shù)基礎(chǔ)課程的教材,也可作為工程技術(shù)人員的參考書。
在借鑒國(guó)內(nèi)教材優(yōu)點(diǎn)的基礎(chǔ)上,對(duì)傳統(tǒng)教學(xué)內(nèi)容進(jìn)行了精選與整合,增加了EDA等現(xiàn)代數(shù)字電子技術(shù)的比重。
在保證基礎(chǔ)的前提下,更新課程內(nèi)容,介紹了當(dāng)代先進(jìn)的電子技術(shù)知識(shí),并重點(diǎn)介紹
了典型電路的邏輯功能、外特性和應(yīng)用,突出了數(shù)字集成電路的應(yīng)用和EDA技術(shù)。
電子技術(shù)基礎(chǔ)課程是一門工程性、實(shí)踐性和應(yīng)用性很強(qiáng)的課程,對(duì)于培養(yǎng)學(xué)生的工程實(shí)踐能力和創(chuàng)新意識(shí)具有重要的意義。其中,數(shù)字技術(shù)是當(dāng)前發(fā)展最為迅速的學(xué)科之一,在這一領(lǐng)域內(nèi)知識(shí)更新的速度遠(yuǎn)遠(yuǎn)高于整個(gè)科技領(lǐng)域發(fā)展的平均速度。隨著數(shù)字電子技術(shù)的不斷發(fā)展,新技術(shù)、新器件、新電路不斷涌現(xiàn),傳統(tǒng)的數(shù)字電子技術(shù)教材在內(nèi)容安排上已經(jīng)不能適應(yīng)電子技術(shù)發(fā)展的要求。為此,華北電力大學(xué)電子學(xué)教研室根據(jù)數(shù)字電子技術(shù)發(fā)展趨勢(shì),在總結(jié)“電子技術(shù)基礎(chǔ)系列課程”省級(jí)精品課程建設(shè)成果和經(jīng)驗(yàn)的基礎(chǔ)上,對(duì)以往教材內(nèi)容進(jìn)行了修改和更新,將啟發(fā)式教學(xué)、研究性教學(xué)和優(yōu)秀生培養(yǎng)思路及成果融入教材編寫之中,使教材體系更加突出實(shí)際電路的應(yīng)用。
本書緊緊圍繞數(shù)字信號(hào)的產(chǎn)生、變換、處理、邏輯運(yùn)算、存儲(chǔ)等內(nèi)容進(jìn)行講解。全書共9章,具體內(nèi)容包括:數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件、脈沖波形的變換與產(chǎn)生、數(shù)/模與模/數(shù)轉(zhuǎn)換器以及數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化EDA。
本書的特點(diǎn)如下。
(1) 在每章開頭的“本章要點(diǎn)”中將本章內(nèi)容以問題的形式提出,引導(dǎo)學(xué)生進(jìn)行探究式學(xué)習(xí),培養(yǎng)學(xué)生的自主學(xué)習(xí)能力和創(chuàng)新思維能力。在每章結(jié)尾的“本章小結(jié)”中對(duì)引言中的問題給予較精練的解答,提煉數(shù)字電子技術(shù)基礎(chǔ)中的基本概念、基本原理和基本方法。
(2) 在借鑒國(guó)內(nèi)數(shù)字電子技術(shù)基礎(chǔ)教材優(yōu)點(diǎn)的基礎(chǔ)上,對(duì)傳統(tǒng)教學(xué)內(nèi)容進(jìn)行了精選與整合,精簡(jiǎn)和優(yōu)化了經(jīng)典的數(shù)字電子技術(shù)基礎(chǔ)知識(shí),增加了EDA等現(xiàn)代數(shù)字電子技術(shù)的比重。具體表現(xiàn)為:在保證基礎(chǔ)的前提下,更新課程內(nèi)容,介紹當(dāng)代先進(jìn)的電子技術(shù)知識(shí);進(jìn)一步淡化內(nèi)部電路的分析和計(jì)算,重點(diǎn)介紹典型電路的邏輯功能、外特性和應(yīng)用;突出數(shù)字集成電路的應(yīng)用和EDA技術(shù)。
(3) 獨(dú)立地將數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化EDA技術(shù)引入書中,詳細(xì)分析了硬件描述語言,給出了若干典型數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例并在EDA平臺(tái)上以及數(shù)字電路實(shí)驗(yàn)中給予充分驗(yàn)證,有助于讀者系統(tǒng)掌握EDA技術(shù)設(shè)計(jì)方法。
(4) 將教學(xué)與科研緊密結(jié)合,充分發(fā)揮科研優(yōu)勢(shì)對(duì)本科教學(xué)的促進(jìn)作用,適度將科研實(shí)踐中的一些實(shí)用電路引入書中。
(5) 安排了適量的例題和習(xí)題,以便幫助學(xué)生更好地理解數(shù)字電子技術(shù)基礎(chǔ)的基本概念、基本電路和基本方法。
(6) 編寫體系新穎。為了方便讀者學(xué)習(xí),加深對(duì)內(nèi)容的理解,在編寫過程中引入了“注意”模塊、“提示”模塊以及“知識(shí)拓展”模塊。
本書由華北電力大學(xué)電子學(xué)教研室共同編寫,謝志遠(yuǎn)任主編,尚秋峰任副主編。參加編寫的老師有尼俊紅、胡正偉、劉童娜、黃怡然、劉立、段東興等。
限于作者水平有限,書中難免存在許多缺點(diǎn)和不足,敬請(qǐng)使用本書的師生和讀者批評(píng)指正。
編 者
第1章 數(shù)字邏輯基礎(chǔ)
1.1 幾種常用的數(shù)制
1.2 數(shù)制之間的相互轉(zhuǎn)換
1.2.1 十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)
1.2.2 二進(jìn)制數(shù)、十六進(jìn)制數(shù)和八進(jìn)制數(shù)之間的轉(zhuǎn)換
1.3 二進(jìn)制數(shù)的算術(shù)運(yùn)算
1.3.1 無符號(hào)二進(jìn)制數(shù)的算術(shù)運(yùn)算
1.3.2 帶符號(hào)二進(jìn)制數(shù)的減法運(yùn)算
1.4 二進(jìn)制代碼
1.4.1 二一十進(jìn)制碼
1.4.2 格雷碼
1.4.3 ASCII碼
1.5 二值邏輯變量與基本邏輯運(yùn)算
1.6 邏輯代數(shù)基礎(chǔ)
1.6.1 邏輯代數(shù)的基本定律和公式
1.6.2 邏輯代數(shù)的基本規(guī)則
1.7 邏輯函數(shù)的表示方法
1.8 邏輯函數(shù)的化簡(jiǎn)和變換
1.8.1 邏輯函數(shù)的公式化簡(jiǎn)法
1.8.2 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
1.8.3 多個(gè)邏輯函數(shù)的整體化簡(jiǎn)法
本章小結(jié)
習(xí)題
第2章 邏輯門電路
2.1 概述
2.1.1 數(shù)字集成電路簡(jiǎn)介
2.1.2 正邏輯與負(fù)邏輯
2.1.3 標(biāo)準(zhǔn)高低電平的規(guī)定
2.2 分立元件基本邏輯門電路
2.2.1 二極管的開關(guān)特性
2.2.2 二極管與門電路
2.2.3 二極管或門電路
2.2.4 晶體管的開關(guān)特性
2.2.5 晶體管非門電路
2.3 TTL邏輯門電路
2.3.1 TTL非門的基本電路
2.3.2 TTL非門的外部特性與主要參數(shù)
2.3.3 其他類型的TTL門電路
2.4 CMOS邏輯門電路
2.4.1 MOS管的開關(guān)特性
2.4.2 CMOS非門的基本電路
2.4.3 CMOS非門的外部特性與主要參數(shù)
2.4.4 其他類型的CMOS門電路
2.5 砷化鎵邏輯門電路
2.6 各種門電路之間的接口問題
2.6.1 TTL與CMOS器件之間的接口
2.6.2 TTL和CMOS電路帶負(fù)載時(shí)的接口問題
2.6.3 門電路多余輸入端的處理
本章小結(jié)
習(xí)題
第3章 組合邏輯電路
3.1 組合邏輯電路的分析
3.2 組合邏輯電路的設(shè)計(jì)
3.3 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
3.3.1 產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的原因
3.3.2 檢查競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的方法
3.3.3 消除競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的方法
3.4 幾種常用的組合邏輯電路
3.4.1 加法器
3.4.2 數(shù)值比較器
3.4.3 數(shù)據(jù)選擇器
3.4.4 編碼器
3.4.5 譯碼器
本章小結(jié)
習(xí)題
第4章 觸發(fā)器
4.1 RS鎖存器
4.1.1 RS鎖存器的電路結(jié)構(gòu)
4.1.2 工作原理及邏輯功能
4.2 電平觸發(fā)的觸發(fā)器
4.2.1 電路結(jié)構(gòu)
4.2.2 工作原理及邏輯功能
4.2.3 電平觸發(fā)D觸發(fā)器
4.2.4 電平觸發(fā)方式的工作特點(diǎn)
4.3 主從觸發(fā)器
4.3.1 主從RS觸發(fā)器
4.3.2 主從JK觸發(fā)器
4.4 邊沿觸發(fā)器
4.4.1 CMOS傳輸門構(gòu)成的邊尚D觸發(fā)器
4.4.2 維持阻塞邊沿D觸發(fā)器
4.4.3 利用門電路傳輸延遲時(shí)間的邊沿JK觸發(fā)器
4.5 觸發(fā)器的邏輯功能及相互轉(zhuǎn)換
4.5.1 觸發(fā)器邏輯功能分類
4.5.2 觸發(fā)器功能轉(zhuǎn)換
4.5.3 觸發(fā)器的電氣特性
本章小結(jié)
習(xí)題
第5章 時(shí)序邏輯電路
5.1 時(shí)序邏輯電路概述
5.1.1 時(shí)序邏輯電路的模型
5.1.2 時(shí)序邏輯電路的分類
5.1.3 時(shí)序邏輯電路的功能描述
5.2 同步時(shí)序邏輯電路的分析
5.2.1 分析同步時(shí)序邏輯電路的一般步驟
5.2.2 同步時(shí)序邏輯電路分析舉例
5.3 同步時(shí)序邏輯電路的設(shè)計(jì)
5.3.1 設(shè)計(jì)同步時(shí)序邏輯電路的一般步驟
5.3.2 同步時(shí)序邏輯電路設(shè)計(jì)舉例
5.4 異步時(shí)序邏輯電路的分析
5.5 寄存器和移位寄存器
5.5.1 寄存器
5.5.2 移位寄存器
5.5.3 移位寄存器的應(yīng)用
5.6 計(jì)數(shù)器
5.6.1 異步計(jì)數(shù)器
5.6.2 同步計(jì)數(shù)器
5.6.3 集成計(jì)數(shù)器
本章小結(jié)
習(xí)題
第6章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
6.1 半導(dǎo)體存儲(chǔ)器
6.1.1 只讀存儲(chǔ)器
6.1.2 靜態(tài)隨機(jī)存儲(chǔ)器
6.1.3 動(dòng)態(tài)隨機(jī)存儲(chǔ)器
6.1.4 存儲(chǔ)器的擴(kuò)展
6.2 可編程邏輯器件
6.2.1 PLD的發(fā)展
6.2.2 PLD的分類
6.2.3 PLD的結(jié)構(gòu)原理
6.2.4 低密度PLD的結(jié)構(gòu)原理
6.2.5 CPLD的結(jié)構(gòu)原理
6.2.6 FPGA的結(jié)構(gòu)原理
本章小結(jié)
習(xí)題
第7章 脈沖波形的變換與產(chǎn)生
7.1 脈沖電路與脈沖信號(hào)概述
7.2 單穩(wěn)態(tài)觸發(fā)器
7.2.1 CMOS門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
……
第8章 數(shù)/模與模/數(shù)轉(zhuǎn)換器
第9章 數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化EDA