本書根據(jù)教育部高等學(xué)校"數(shù)字電子技術(shù)”課程教學(xué)內(nèi)容的基本要求編寫,編寫中力求做到結(jié)合工程實(shí)際,并充分考慮到現(xiàn)代數(shù)字電子技術(shù)的飛速發(fā)展。本書既有嚴(yán)密完整的理論體系,又具有較強(qiáng)的實(shí)用性。本書將數(shù)字電子技術(shù)內(nèi)容進(jìn)行整合重構(gòu),實(shí)現(xiàn)了理論和實(shí)踐的有機(jī)融合。主要內(nèi)容包括數(shù)字邏輯電路基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、大規(guī)模集成電路以及數(shù)字系統(tǒng)的設(shè)計(jì)與制作,共8個(gè)項(xiàng)目以及附錄等內(nèi)容。書中給出了大量的例題和習(xí)題,以便于學(xué)生自學(xué),書后附錄給出了一些技能訓(xùn)練題目,以便于學(xué)生應(yīng)用能力的培養(yǎng)。
靳孝峰,研究生。 2006年7月畢業(yè)于華中科技大學(xué),獲理學(xué)學(xué)士學(xué)位;2008年11月-2010年3月?lián)伪贝笄帏B,清華萬博培訓(xùn)機(jī)構(gòu)講師; 2011年5月-2014年3月?lián)螐V州松田職業(yè)學(xué)院計(jì)算機(jī)應(yīng)用教研室主任、同時(shí)兼任計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)專業(yè)建設(shè)負(fù)責(zé)人;2016年9月-至今,擔(dān)任廣州華夏職業(yè)學(xué)院信息安全與計(jì)算機(jī)基礎(chǔ)教研室主任。
項(xiàng)目1 數(shù)字邏輯電路基礎(chǔ) 1
1.1 數(shù)字電路概述 1
1.1.1 數(shù)字信號和數(shù)字電路 1
1.1.2 數(shù)字電子技術(shù)課程的特點(diǎn)和學(xué)習(xí)方法 2
*1.2 半導(dǎo)體器件及其開關(guān)特性 3
1.2.1 半導(dǎo)體二極管及其開關(guān)特性 3
1.2.2 半導(dǎo)體三極管及其開關(guān)特性 4
1.2.3 半導(dǎo)體MOS管及其開關(guān)特性 4
1.3 數(shù)制和二進(jìn)制代碼 5
1.3.1 常用的數(shù)制與運(yùn)算 5
1.3.2 不同進(jìn)制數(shù)之間的相互轉(zhuǎn)換 7
1.3.3 二進(jìn)制代碼 9
1.4 邏輯代數(shù)基礎(chǔ) 12
1.4.1 邏輯代數(shù)及其運(yùn)算 12
1.4.2 邏輯代數(shù)的公理和公式 18
1.4.3 邏輯代數(shù)的三大規(guī)則 20
1.4.4 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換 21
1.4.5 邏輯函數(shù)的最小項(xiàng)及其最小項(xiàng)表達(dá)式 24
1.5 邏輯函數(shù)的化簡 26
1.5.1 邏輯函數(shù)化簡的意義和最簡的與―或表達(dá)式 26
1.5.2 邏輯函數(shù)的代數(shù)化簡法 27
1.5.3 邏輯函數(shù)的卡諾圖化簡法 31
項(xiàng)目1小結(jié) 40
項(xiàng)目1習(xí)題 40
項(xiàng)目2 邏輯門電路 42
2.1 邏輯門電路概述 42
2.2 3種基本邏輯門電路 43
2.2.1 二極管與門和或門電路 43
2.2.2 三極管非門電路 44
2.3 TTL集成邏輯門電路 45
2.3.1 典型TTL門電路 45
2.3.2 集電極開路門和三態(tài)輸出門 46
2.3.3 TTL集成邏輯門電路的系列和類型 51
2.4 CMOS集成邏輯門電路 53
2.4.1 CMOS集成邏輯門電路的特點(diǎn) 53
2.4.2 典型CMOS集成門電路 53
2.4.3 CMOS集成門電路類型 56
2.5 集成邏輯門電路的性能參數(shù)及應(yīng)用 56
2.5.1 集成邏輯門電路的性能參數(shù) 56
2.5.2 集成邏輯門電路的應(yīng)用 59
項(xiàng)目2小結(jié) 60
項(xiàng)目2習(xí)題 61
項(xiàng)目3 組合邏輯電路 63
3.1 組合邏輯電路概述 63
3.1.1 組合邏輯電路的特點(diǎn)及類型 63
3.1.2 組合邏輯電路的邏輯功能描述 64
3.2 組合邏輯電路的分析和設(shè)計(jì) 64
3.2.1 組合邏輯電路的分析 64
3.2.2 組合邏輯電路的設(shè)計(jì) 66
*3.2.3 組合電路的競爭冒險(xiǎn)現(xiàn)象 68
3.3 常見組合邏輯電路及其應(yīng)用 71
3.3.1 編碼器及其應(yīng)用 71
3.3.2 譯碼器及其應(yīng)用 76
3.3.3 數(shù)據(jù)選擇器及其應(yīng)用 87
3.3.4 加法器及其應(yīng)用 90
3.3.5 數(shù)值比較器及其應(yīng)用 96
項(xiàng)目3小結(jié) 100
項(xiàng)目3習(xí)題 100
項(xiàng)目4 觸發(fā)器 102
4.1 觸發(fā)器的特點(diǎn)及類型 102
4.1.1 觸發(fā)器的特點(diǎn) 102
4.1.2 觸發(fā)器的分類 103
4.2 基本RS觸發(fā)器 103
4.2.1 基本RS觸發(fā)器的電路結(jié)構(gòu)和工作原理 103
4.2.2 基本RS觸發(fā)器的功能 104
4.2.3 基本RS觸發(fā)器的工作特點(diǎn) 106
4.3 常見觸發(fā)器的邏輯功能 106
4.3.1 D觸發(fā)器 106
4.3.2 JK觸發(fā)器 107
4.3.3 T觸發(fā)器和T′觸發(fā)器 108
4.4 觸發(fā)器的電路結(jié)構(gòu)和動作特點(diǎn) 108
4.4.1 同步觸發(fā)器 108
*4.4.2 主從觸發(fā)器 110
4.4.3 邊沿觸發(fā)器 111
4.5 集成觸發(fā)器的應(yīng)用 116
4.5.1 集成觸發(fā)器的參數(shù) 116
4.5.2 觸發(fā)器的選擇和使用 117
4.5.3 不同類型時(shí)鐘觸發(fā)器之間的轉(zhuǎn)換 118
項(xiàng)目4小結(jié) 119
項(xiàng)目4習(xí)題 120
項(xiàng)目5 時(shí)序邏輯電路 123
5.1 時(shí)序邏輯電路概述 123
5.1.1 時(shí)序邏輯電路的特點(diǎn) 123
5.1.2 時(shí)序邏輯電路的功能描述 124
5.1.3 時(shí)序邏輯電路的分類 125
5.2 時(shí)序邏輯電路的分析 126
5.2.1 時(shí)序邏輯電路的分析方法 126
5.2.2 時(shí)序邏輯電路的分析舉例 127
*5.3 時(shí)序邏輯電路的設(shè)計(jì) 130
*5.4 時(shí)序邏輯電路的競爭冒險(xiǎn) 133
5.5 計(jì)數(shù)器及其應(yīng)用 134
5.5.1 計(jì)數(shù)器概述 134
5.5.2 同步計(jì)數(shù)器 135
5.5.3 異步計(jì)數(shù)器 137
5.5.4 集成計(jì)數(shù)器 138
5.5.5 集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器 141
5.5.6 集成計(jì)數(shù)器的其他應(yīng)用 144
5.6 寄存器及其應(yīng)用 147
5.6.1 寄存器的特點(diǎn)及類型 147
5.6.2 數(shù)碼寄存器 148
5.6.3 移位寄存器 149
5.6.4 集成寄存器 151
5.6.5 集成寄存器的應(yīng)用 153
項(xiàng)目5小結(jié) 157
項(xiàng)目5習(xí)題 158
項(xiàng)目6 脈沖信號的產(chǎn)生與整形 161
6.1 脈沖信號與脈沖電路 161
6.1.1 脈沖信號及其主要參數(shù) 161
6.1.2 脈沖電路的特點(diǎn)與分類 162
6.2 555定時(shí)器 163
6.2.1 555定時(shí)器的特點(diǎn)和分類 163
6.2.2 555定時(shí)器的電路結(jié)構(gòu)和邏輯功能 163
6.2.3 555定時(shí)器的主要參數(shù) 165
6.3 施密特觸發(fā)器及其應(yīng)用 166
6.3.1 施密特觸發(fā)器的特點(diǎn)及分類 166
6.3.2 555定時(shí)器構(gòu)成的施密特觸發(fā)器 167
6.3.3 施密特觸發(fā)器的應(yīng)用 168
6.4 單穩(wěn)態(tài)觸發(fā)器及其應(yīng)用 170
6.4.1 單穩(wěn)態(tài)觸發(fā)器的特點(diǎn)及分類 170
6.4.2 555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器 172
6.4.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用 175
6.5 多諧振蕩器及其應(yīng)用 176
6.5.1 多諧振蕩器的特點(diǎn)及分類 176
6.5.2 555定時(shí)器構(gòu)成的多諧振蕩器 176
6.5.3 多諧振蕩器的應(yīng)用 179
6.6 555定時(shí)器綜合應(yīng)用實(shí)例 180
6.6.1 定時(shí)和延時(shí)電路 180
6.6.2 溫度控制電路 182
6.6.3 模擬聲響電路 182
項(xiàng)目6小結(jié) 183
項(xiàng)目6習(xí)題 184
項(xiàng)目7 大規(guī)模集成電路 186
7.1 D/A轉(zhuǎn)換器 186
7.1.1 D/A轉(zhuǎn)換器概述 186
7.1.2 D/A轉(zhuǎn)換器的組成和轉(zhuǎn)換過程 187
7.1.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)及選用 188
7.1.4 集成D/A轉(zhuǎn)換器及應(yīng)用 190
7.2 A/D轉(zhuǎn)換器 193
7.2.1 A/D轉(zhuǎn)換器概述 193
7.2.2 A/D轉(zhuǎn)換的過程 193
7.2.3 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)及選用 196
7.2.4 集成A/D轉(zhuǎn)換器及應(yīng)用 198
7.3 半導(dǎo)體存儲器 200
7.3.1 半導(dǎo)體存儲器概述 200
7.3.2 只讀存儲器 201
7.3.3 隨機(jī)存取存儲器 206
7.3.4 存儲器的擴(kuò)展及應(yīng)用 209
項(xiàng)目7小結(jié) 213
項(xiàng)目7習(xí)題 214
*項(xiàng)目8 數(shù)字系統(tǒng)的設(shè)計(jì)與制作 215
8.1 數(shù)字系統(tǒng)及其描述方法 215
8.1.1 數(shù)字系統(tǒng)的組成 215
8.1.2 數(shù)字電路系統(tǒng)的方框圖描述法 216
8.2 設(shè)計(jì)舉例——數(shù)字頻率計(jì)的設(shè)計(jì)與制作 216
8.2.1 數(shù)字頻率計(jì)的電路設(shè)計(jì) 216
8.2.2 頻率計(jì)的制作與調(diào)試 220
8.3 數(shù)字電路系統(tǒng)設(shè)計(jì)與制作的一般方法 221
8.3.1 數(shù)字電路系統(tǒng)設(shè)計(jì)的一般方法 221
8.3.2 數(shù)字電路系統(tǒng)的制作以及安裝與調(diào)試 223
8.4 數(shù)字電路系統(tǒng)一般故障的檢查和排除 224
8.4.1 常見故障 224
8.4.2 產(chǎn)生故障的主要原因 225
8.4.3 查找故障的常用方法 225
8.4.4 故障的排除 227
項(xiàng)目8小結(jié) 227
項(xiàng)目8習(xí)題 227
附錄A 實(shí)驗(yàn)技能訓(xùn)練 228
技能訓(xùn)練1 照明燈的邏輯控制 228
技能訓(xùn)練2 半導(dǎo)體二極管、三極管的開關(guān)特性測試 229
技能訓(xùn)練3 集成邏輯門的邏輯功能和參數(shù)測試 229
技能訓(xùn)練4 TTL集電極開路門和三態(tài)輸出門的應(yīng)用 230
技能訓(xùn)練5 組合邏輯電路的設(shè)計(jì)與測試 231
技能訓(xùn)練6 數(shù)據(jù)選擇器及其應(yīng)用 231
技能訓(xùn)練7 譯碼器及其應(yīng)用 232
技能訓(xùn)練8 觸發(fā)器及其邏輯功能測試 232
技能訓(xùn)練9 觸發(fā)器的應(yīng)用 233
技能訓(xùn)練10 計(jì)數(shù)器及其應(yīng)用 233
技能訓(xùn)練11 移位寄存器及其應(yīng)用 233
技能訓(xùn)練12 555定時(shí)器及其應(yīng)用 234
技能訓(xùn)練13 D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器及其應(yīng)用 234
技能訓(xùn)練14 EPROM的應(yīng)用 235
技能訓(xùn)練15 GAL的應(yīng)用 235
附錄B 國產(chǎn)半導(dǎo)體集成電路型號命名法(國家標(biāo)準(zhǔn)GB3430—82) 237
參考文獻(xiàn) 238