集成電路設(shè)計實(shí)驗(yàn)教程
定 價:25 元
叢書名:高等學(xué)校電子信息類“十二五”規(guī)劃教材
- 作者:趙武
- 出版時間:2015/3/1
- ISBN:9787560635460
- 出 版 社:西安電子科技大學(xué)出版社
- 中圖法分類:TN402-33
- 頁碼:232
- 紙張:膠版紙
- 版次:1
- 開本:16K
本書全面介紹了模擬集成電路和數(shù)字集成電路設(shè)計中實(shí)用性很強(qiáng)的EDA軟件的使用。
本書分為上下兩篇。上篇介紹模擬集成電路設(shè)計中電路圖編輯與電路仿真、版圖設(shè)計與驗(yàn)證(包括DRC、LVS、LPE和后仿真等)及其他高級仿真技術(shù)等。下篇介紹VLSI的設(shè)計流程以及邏輯仿真、邏輯綜合、靜態(tài)時序分析、版圖綜合、自動測試向量生成和形式驗(yàn)證等實(shí)用技術(shù)。書中所有實(shí)驗(yàn)皆給出了詳細(xì)的實(shí)驗(yàn)步驟,便于讀者自學(xué)與上機(jī)實(shí)踐。本書結(jié)構(gòu)合理,內(nèi)容實(shí)用精練。
本書可作為高等院校微電子學(xué)、集成電路設(shè)計工程等專業(yè)本科生的集成電路設(shè)計實(shí)驗(yàn)教材,亦可供從事集成電路設(shè)計、生產(chǎn)和測試的科研人員參考。
第1章 模擬IC設(shè)計概述 2
1.1 模擬IC設(shè)計流程 2
1.2 Cadence模擬IC設(shè)計軟件概述及模塊功能介紹 4
1.3 Calibre版圖驗(yàn)證工具簡介 5
1.4 Cadence的help文檔使用 5
第2章 運(yùn)行Cadence與建立庫 6
2.1 建立個人工作目錄 6
2.2 啟動Cadence之前的準(zhǔn)備工作 6
2.3 啟動Cadence 7
2.4 添加已有設(shè)計庫 8
2.5 建立個人工作庫 9
第3章 電路圖輸入——Composer 11
3.1 新建電路圖 11
3.2 添加元件 12
3.3 放置端口 14
3.4 設(shè)置元件參數(shù) 15
3.5 檢查并存儲 16
3.6 打印輸出 16
3.7 電路圖輸入常用快捷鍵 17
第4章 創(chuàng)建Symbol視圖 19
4.1 創(chuàng)建電路圖的Symbol 19
4.2 編輯Symbol 20
第5章 電路仿真—ADE 22
5.1 建立仿真電路 22
5.2 仿真環(huán)境設(shè)置 23
5.3 運(yùn)行仿真及Calculator的使用 27
第6章 電路仿真實(shí)驗(yàn)示例 32
6.1 二極管特性仿真 32
6.2 BJT晶體管的I-V特性仿真 36
6.3 MOS晶體管I-V特性仿真 39
6.4 簡單MOS差動放大器仿真 43
6.5 設(shè)計練習(xí) 49
第7章 版圖設(shè)計—Assura Virtuoso 55
7.1 新建Layout 55
7.2 設(shè)置LSW可見層 57
7.3 繪制PMOS管 58
7.4 繪制NMOS管 62
7.5 信號線的連接 63
7.6 連接電源與地線 63
7.7 做襯底接觸 64
7.8 放置Pin 64
7.9 版圖輸入常用快捷鍵 65
第8章 設(shè)計規(guī)則檢查—Assura DRC 67
8.1 設(shè)置并運(yùn)行DRC 67
8.2 查找DRC錯誤并修改 68
8.3 其他DRC功能 69
第9章 版圖與原理圖一致性檢查— Assura LVS 72
9.1 設(shè)置并運(yùn)行LVS 72
9.2 查找LVS錯誤并修改 73
第10章 寄生參數(shù)提取—Assura RCX 76
10.1 設(shè)置并運(yùn)行RCX 76
10.2 查看RCX結(jié)果 78
第11章 層次化管理與后仿真 80
11.1 建立Configuration View與
運(yùn)行Hierarchy管理器 80
11.2 前仿真 82
11.3 后仿真 83
第12章 模擬IC綜合實(shí)驗(yàn) 85
12.1 兩級運(yùn)算放大器(OPA)設(shè)計 85
12.2 帶隙基準(zhǔn)仿真—應(yīng)用工藝角仿真工具 93
下篇 數(shù)字集成電路設(shè)計
第13章 ASIC設(shè)計概述 100
13.1 ASIC設(shè)計流程 100
13.2 ASIC設(shè)計軟件 103
13.3 腳本文件與Tcl語法 103
第14章 邏輯仿真—ModelSim 106
14.1 基本使用步驟 106
14.2 ModelSim的不同窗口及功能介紹 115
14.3 功能仿真與時序仿真 120
14.4 ModelSim的高級功能 124
14.5 練習(xí) 132
第15章 邏輯綜合—Design Compiler 133
15.1 初識DC 133
15.2 DC的GUI方式 136
15.3 約束設(shè)置與DC的命令操作方式 143
15.4 時序報告與調(diào)試 149
15.5 DFT綜合 155
第16章 靜態(tài)時序分析—PrimeTime 160
16.1 初識PT 160
16.2 基本PT操作 161
16.3 時鐘 166
16.4 時序約束與時序報告 169
第17章 版圖綜合—SOC Encounter 178
17.1 SOCE工作流程 178
17.2 啟動SOCE的圖形環(huán)境 179
17.3 設(shè)計輸入 181
17.4 版圖分割(Partition)與規(guī)劃(Floorplan) 184
17.5 電源網(wǎng)格(Power) 187
17.6 布局(Place) 190
17.7 布線(Route) 191
17.8 完成設(shè)計 194
17.9 SOCE常用快捷鍵與 I/O配置文件 200
第18章 自動測試向量生成—TetraMAX 202
18.1 TMAX流程 202
18.2 故障模型與ATPG 203
18.3 TMAX使用 203
18.4 Script文件生成、修改與運(yùn)行 210
第19章 *形式驗(yàn)證—Formality 211
19.1 Formality的基本概念及工作流程 211
19.2 FM的基本使用 213
19.3 結(jié)果分析與調(diào)試 216
第20章 UART設(shè)計 220
20.1 UART概述 220
20.2 UART接收子系統(tǒng) 221
20.3 UART發(fā)射子系統(tǒng) 222
參考文獻(xiàn) 224