電子技術(shù)基礎(chǔ)(數(shù)字部分)(楊碧石)(第二版)
定 價:49 元
- 作者:楊碧石、劉建蘭、姜源 編著
- 出版時間:2024/8/1
- ISBN:9787122448514
- 出 版 社:化學(xué)工業(yè)出版社
- 中圖法分類:TN
- 頁碼:258
- 紙張:
- 版次:02
- 開本:16開
本書介紹了邏輯代數(shù)的基本知識,以及數(shù)字邏輯電路的基本分析和設(shè)計(jì)方法。全書共分8章,主要內(nèi)容包括邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖發(fā)生與整形電路、數(shù)模和模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲器和可編程邏輯器件。本書各章后配有本章小結(jié)、本章關(guān)鍵術(shù)語、自測題、習(xí)題和綜合實(shí)訓(xùn),便于讀者鞏固所學(xué)理論知識,提高分析問題和解決問題的能力。
本書可作為職業(yè)院校電子、電氣、自動化、計(jì)算機(jī)等有關(guān)專業(yè)的教材,也可作為自學(xué)者及相關(guān)技術(shù)人員參考用書。
第1章邏輯代數(shù)基礎(chǔ)1
1.1模擬信號和數(shù)字信號2
1.1.1模擬信號和數(shù)字信號2
1.1.2模擬量的數(shù)字表示3
1.1.3數(shù)字電路的特點(diǎn)和分類4
1.2數(shù)制和碼制4
1.2.1數(shù)制4
1.2.2碼制11
1.3邏輯代數(shù)的基本運(yùn)算14
1.3.1與運(yùn)算(邏輯與)14
1.3.2或運(yùn)算(邏輯或)15
1.3.3非運(yùn)算(邏輯非)16
1.4邏輯代數(shù)的基本定律及規(guī)則18
1.4.1基本定律18
1.4.2常用公式19
1.4.3重要規(guī)則20
1.5邏輯函數(shù)及其表示方法22
1.5.1邏輯函數(shù)23
1.5.2邏輯函數(shù)的表示方法23
1.5.3邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式26
1.6邏輯函數(shù)的化簡28
1.6.1邏輯函數(shù)的最簡表達(dá)式29
1.6.2邏輯函數(shù)的公式法化簡29
1.6.3邏輯函數(shù)的卡諾圖化簡法31
1.6.4具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡36
1.7數(shù)字系統(tǒng)一般故障的檢查和排除38
1.7.1直觀檢查法38
1.7.2測量電阻法38
1.7.3靜態(tài)測量39
1.7.4動態(tài)測量39
本章小結(jié)39
本章關(guān)鍵術(shù)語40
自我測試題41
習(xí)題42
第2章邏輯門電路46
2.1基本邏輯門46
2.1.1與門47
2.1.2或門48
2.1.3與門和或門的實(shí)際應(yīng)用49
2.1.4非門50
2.2復(fù)合邏輯門51
2.2.1與非門51
2.2.2或非門52
2.2.3異或門52
2.2.4同或門53
2.2.5與或非門54
2.2.6與非門和或非門的實(shí)際應(yīng)用55
2.3特殊邏輯門55
2.3.1三態(tài)邏輯門55
2.3.2集電極開路邏輯門57
2.4集成邏輯門58
2.4.1數(shù)字集成電路分類59
2.4.2TTL集成電路邏輯門59
2.4.3CMOS集成電路邏輯門60
2.4.4集成電路邏輯門的性能參數(shù)60
2.4.5TTL與CMOS集成電路的接口63
2.4.6集成電路使用常識64
2.5故障診斷和排查65
2.5.1與門和或門的故障排查技術(shù)66
2.5.2與非門和或非門的故障排查技術(shù)67
本章小結(jié)68
本章關(guān)鍵術(shù)語68
自我測試題69
習(xí)題71
綜合實(shí)訓(xùn)73
第3章組合邏輯電路75
3.1組合邏輯電路的特點(diǎn)和分類76
3.1.1組合邏輯電路的特點(diǎn)76
3.1.2組合邏輯電路的功能表示方法76
3.1.3組合邏輯電路的分類77
3.2組合邏輯電路的分析和設(shè)計(jì)77
3.2.1組合邏輯電路的分析77
3.2.2組合邏輯電路的設(shè)計(jì)79
3.3常用集成組合邏輯電路82
3.3.1加法器82
3.3.2數(shù)值比較器85
3.3.3編碼器88
3.3.4譯碼器93
3.3.5數(shù)據(jù)選擇器和分配器101
3.4組合邏輯電路中的競爭冒險(xiǎn)現(xiàn)象106
3.4.1競爭冒險(xiǎn)現(xiàn)象的產(chǎn)生原因106
3.4.2競爭冒險(xiǎn)現(xiàn)象的判斷方法107
3.4.3競爭冒險(xiǎn)現(xiàn)象的消除方法108
3.5故障診斷和排查108
3.5.1電平恒定108
3.5.2加法器的故障排查技術(shù)108
3.5.3比較器的故障排查技術(shù)109
3.5.4編碼器的故障排查技術(shù)109
3.5.5譯碼器的故障排查技術(shù)109
3.5.6數(shù)據(jù)選擇器的故障排查技術(shù)109
本章小結(jié)110
本章關(guān)鍵術(shù)語110
自我測試題110
習(xí)題112
綜合實(shí)訓(xùn)115
第4章觸發(fā)器117
4.1基本觸發(fā)器118
4.1.1用與非門組成的基本觸發(fā)器118
4.1.2用或非門組成的基本觸發(fā)器120
4.1.3基本RS觸發(fā)器的特點(diǎn)及應(yīng)用122
4.2同步觸發(fā)器123
4.2.1同步RS觸發(fā)器123
4.2.2同步D觸發(fā)器125
4.2.3同步觸發(fā)器的空翻問題126
4.3主從觸發(fā)器126
4.3.1主從RS觸發(fā)器126
4.3.2主從JK觸發(fā)器128
4.4邊沿觸發(fā)器129
4.4.1邊沿D觸發(fā)器130
4.4.2邊沿JK觸發(fā)器131
4.4.3其他類型觸發(fā)器132
4.5故障診斷和排查135
4.5.1基本RS觸發(fā)器的故障排查技術(shù)135
4.5.2邊沿JK觸發(fā)器的故障排查技術(shù)136
本章小結(jié)136
本章關(guān)鍵術(shù)語136
自我測試題137
習(xí)題138
綜合實(shí)訓(xùn)141
第5章時序邏輯電路143
5.1時序邏輯電路的特點(diǎn)和分類144
5.1.1時序邏輯電路的特點(diǎn)144
5.1.2時序邏輯電路功能表示方法144
5.1.3時序邏輯電路分類145
5.2時序邏輯電路的分析和設(shè)計(jì)145
5.2.1時序邏輯電路的分析146
5.2.2時序邏輯電路的設(shè)計(jì)150
5.3計(jì)數(shù)器152
5.3.1計(jì)數(shù)器的特點(diǎn)和分類152
5.3.2二進(jìn)制計(jì)數(shù)器153
5.3.3十進(jìn)制計(jì)數(shù)器158
5.3.4N進(jìn)制計(jì)數(shù)器163
5.4寄存器167
5.4.1寄存器的主要特點(diǎn)和分類167
5.4.2基本寄存器168
5.4.3移位寄存器169
5.4.4移位寄存器型N進(jìn)制計(jì)數(shù)器172
5.4.5順序脈沖發(fā)生器174
5.5故障診斷和排查178
5.5.1集成計(jì)數(shù)器故障排查技術(shù)178
5.5.2級聯(lián)的計(jì)數(shù)器故障排查技術(shù)178
5.5.3觸發(fā)器構(gòu)成的計(jì)數(shù)器故障排查技術(shù)178
本章小結(jié)179
本章關(guān)鍵術(shù)語180
自我測試題180
習(xí)題181
綜合實(shí)訓(xùn)185
第6章脈沖發(fā)生與整形電路188
6.1脈沖信號基本參數(shù)188
6.2集成定時器189
6.2.1555定時器189
6.2.2脈沖產(chǎn)生整形電路191
6.3多諧振蕩器191
6.3.1用555定時器構(gòu)成的多諧振蕩器191
6.3.2石英晶體多諧振蕩器193
6.3.3多諧振蕩器應(yīng)用舉例194
6.4施密特觸發(fā)器196
6.4.1用555定時器構(gòu)成的施密特觸發(fā)器196
6.4.2集成施密特觸發(fā)器198
6.4.3施密特觸發(fā)器應(yīng)用舉例198
6.5單穩(wěn)態(tài)觸發(fā)器199
6.5.1用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器199
6.5.2集成單穩(wěn)態(tài)觸發(fā)器201
6.5.3單穩(wěn)態(tài)觸發(fā)器應(yīng)用舉例202
6.6故障診斷和排查203
6.6.1定時器的故障分析203
6.6.2脈沖發(fā)生電路的故障分析203
本章小結(jié)203
本章關(guān)鍵術(shù)語203
自我測試題204
習(xí)題205
綜合實(shí)訓(xùn)207
第7章數(shù)模和模數(shù)轉(zhuǎn)換器208
7.1數(shù)字系統(tǒng)的構(gòu)成208
7.2數(shù)模轉(zhuǎn)換器209
7.2.1數(shù)模轉(zhuǎn)換器的工作原理209
7.2.2權(quán)電阻數(shù)模轉(zhuǎn)換器210
7.2.3T型電阻網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換器211
7.2.4集成數(shù)模轉(zhuǎn)換器212
7.2.5數(shù)模轉(zhuǎn)換器的主要參數(shù)214
7.3模數(shù)轉(zhuǎn)換器215
7.3.1采樣保持和量化編碼215
7.3.2雙積分型模數(shù)轉(zhuǎn)換器216
7.3.3逐次逼近型模數(shù)轉(zhuǎn)換器218
7.3.4并聯(lián)比較型模數(shù)轉(zhuǎn)換器220
7.3.5集成模數(shù)轉(zhuǎn)換器221
7.3.6模數(shù)轉(zhuǎn)換器的主要參數(shù)222
本章小結(jié)223
本章關(guān)鍵術(shù)語223
自我測試題223
習(xí)題224
綜合實(shí)訓(xùn)226
第8章半導(dǎo)體存儲器和可編程邏輯器件228
8.1半導(dǎo)體存儲器228
8.1.1半導(dǎo)體存儲器基本概念229
8.1.2半導(dǎo)體存儲器分類229
8.2只讀存儲器(ROM)230
8.2.1只讀存儲器的結(jié)構(gòu)和分類230
8.2.2只讀存儲器的應(yīng)用232
8.3隨機(jī)存取存儲器(RAM)233
8.3.1隨機(jī)存取存儲器結(jié)構(gòu)與分類233
8.3.2存儲器容量的擴(kuò)展235
8.4可編程邏輯器件(PLD)237
8.4.1PLD器件的分類237
8.4.2PLD電路的基本結(jié)構(gòu)238
8.4.3可編程組合邏輯器件238
8.4.4PLD的設(shè)計(jì)流程240
本章小結(jié)242
本章關(guān)鍵術(shù)語242
自我測試題242
習(xí)題243
綜合實(shí)訓(xùn)244
附錄Multisim 簡介247
部分習(xí)題參考答案254
參考文獻(xiàn)258