本書(shū)以介紹計(jì)算機(jī)原理為主線,主要介紹了計(jì)算機(jī)組成和結(jié)構(gòu)中基本部件的構(gòu)造和組織方式,包括:計(jì)算機(jī)系統(tǒng)概述,計(jì)算機(jī)總線,主存儲(chǔ)器,外部存儲(chǔ)器,輸入輸出系統(tǒng),計(jì)算機(jī)算術(shù),指令集系統(tǒng),CPU的功能與實(shí)現(xiàn),微型計(jì)算機(jī)的硬件部件。本書(shū)采用從大框架入手,層層細(xì)化的敘述方式,將計(jì)算機(jī)的組成和結(jié)構(gòu)分成幾個(gè)大的模塊,然后又將大模塊細(xì)分成小模塊逐步闡述。在介紹完計(jì)算機(jī)組成部件的基礎(chǔ)上,介紹了計(jì)算機(jī)工作性能提高的幾種技術(shù)和組織方式,最后為了加深讀者對(duì)原理的認(rèn)識(shí),對(duì)計(jì)算機(jī)各組成部件從產(chǎn)品的角度,結(jié)合原理分別一一做了介紹。
1 計(jì)算機(jī)系統(tǒng)概述
1.1 計(jì)算機(jī)的基本概念
1.2 計(jì)算機(jī)的組成單元及性能指標(biāo)
1.3 計(jì)算機(jī)的發(fā)展史
1.4 計(jì)算機(jī)的應(yīng)用
2 計(jì)算機(jī)總線
2.1 計(jì)算機(jī)的組成部件
2.2 計(jì)算機(jī)部件的總線互連
2.3 總線的分類(lèi)和結(jié)構(gòu)
2.4 總線的性能參數(shù)和標(biāo)準(zhǔn)
3 主存儲(chǔ)器
3.1 存儲(chǔ)器概述
3.2 主存儲(chǔ)器
3.3 主存儲(chǔ)器的組織和控制
3.4 高速緩沖存儲(chǔ)器
4 外部存儲(chǔ)器
4.1 外部存儲(chǔ)器概述
4.2 硬磁盤(pán)存儲(chǔ)器
4.3 磁盤(pán)陣列存儲(chǔ)器
4.4 光盤(pán)存儲(chǔ)器
4.5 U盤(pán)閃存
5 輸入輸出系統(tǒng)
5.1 輸入輸出系統(tǒng)概述
5.2 I/O模塊
5.3 程序查詢(xún)
5.4 I/O中斷
5.5 存儲(chǔ)器直接存取(DMA)方式
5.6 I/O通道方式
5.7 外部接口
5.8 外部設(shè)備
6 計(jì)算機(jī)算術(shù)
6.1 有符號(hào)數(shù)和無(wú)符號(hào)數(shù)
6.2 數(shù)的定點(diǎn)和浮點(diǎn)表示
6.3 定點(diǎn)運(yùn)算
6.4 浮點(diǎn)算術(shù)運(yùn)算
6.5 算術(shù)邏輯單元(ALU)
7 指令集系統(tǒng)
7.1 機(jī)器指令的特征和格式
7.2 指令的操作數(shù)類(lèi)型和操作類(lèi)型
7.3 尋址方式
7.4 指令格式的設(shè)計(jì)
7.5 RISC
8 CPU的功能與實(shí)現(xiàn)
8.1 CPU的結(jié)構(gòu)
8.2 指令執(zhí)行數(shù)據(jù)流
8.3 指令流水
8.4 Pentium處理器
8.5 控制器的實(shí)現(xiàn)
9微型計(jì)算機(jī)的硬件部件
9.1 主板
9.2 CPU
9.3 內(nèi)存
9.4 硬盤(pán)
9.5 聲卡
9.6 顯卡
9.7 顯示器
9.8 光驅(qū)
9.9 刻錄機(jī)
9.10 鍵盤(pán)和鼠標(biāo)
附錄
附錄1 數(shù)值系統(tǒng)
附錄2 ASCII碼
參考文獻(xiàn)