微型計(jì)算機(jī)原理與接口技術(shù)(第2版)/普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材
定 價(jià):53.9 元
- 作者: 尹建華 編
- 出版時(shí)間:2008/1/1
- ISBN:9787040222203
- 出 版 社:高等教育出版社
- 中圖法分類(lèi):TP364.7
- 頁(yè)碼:592
- 紙張:膠版紙
- 版次:2
- 開(kāi)本:16開(kāi)
《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》以inter系列微處理器為背景,以16位微處理器8086為核心,追蹤inter主流系列高性能微型計(jì)算機(jī)萼術(shù)的發(fā)展方向,全面講述微型計(jì)算機(jī)系統(tǒng)的基本組成、工作原理、硬件接口技術(shù)和典型應(yīng)用,在此基礎(chǔ)上介紹80386,80486和pentium等高檔微處理器的發(fā)展和特點(diǎn)。使學(xué)生系統(tǒng)掌握匯編語(yǔ)言程序設(shè)計(jì)的基本方法和硬件接口技術(shù),建立微型計(jì)算機(jī)系統(tǒng)的整體概念,并且使之具有微型計(jì)算機(jī)軟件及硬件初步開(kāi)發(fā)、設(shè)計(jì)的能力。為使于教師授課和學(xué)生學(xué)習(xí),《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》配備了多媒體cai課件。
《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》共11章。主要內(nèi)容包括微型計(jì)算機(jī)基礎(chǔ)知識(shí)、80x86cpu、微型計(jì)算機(jī)指令系統(tǒng)、匯編語(yǔ)言程序設(shè)計(jì)、存儲(chǔ)器及其與cpu的接口、輸入/輸出接口及中斷技術(shù)、總線(xiàn)和總線(xiàn)標(biāo)準(zhǔn)、常用可編程并行數(shù)字接口芯片及其應(yīng)用、串行通信接口及總線(xiàn)標(biāo)準(zhǔn)、模擬接口技術(shù)、常用外設(shè)和人機(jī)交互接口。
《普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)原理與接口技術(shù)(第2版)》可作為高等學(xué)校工科非計(jì)算機(jī)專(zhuān)業(yè)微型計(jì)算機(jī)原理及應(yīng)用課程的教材,也可供從事微型計(jì)算機(jī)硬件和軟件設(shè)計(jì)的工程技術(shù)人員參考。
第1章 微型計(jì)算機(jī)基礎(chǔ)知識(shí)
1.1 微型計(jì)算機(jī)的發(fā)展概述
1.1.1 微型計(jì)算機(jī)硬件技術(shù)發(fā)展概況
1.1.2 微型計(jì)算機(jī)操作系統(tǒng)的發(fā)展概況
1.1.3 微型計(jì)算機(jī)發(fā)展趨勢(shì)
1.2 微型計(jì)算機(jī)的運(yùn)算基礎(chǔ)
1.2.1 無(wú)符號(hào)數(shù)的表示方法
1.2 .2帶符號(hào)數(shù)的表示方法
1.2.3 數(shù)的定點(diǎn)表示與浮點(diǎn)表示
1.2.4 計(jì)算機(jī)中二進(jìn)制信息編碼
1.3 微型計(jì)算機(jī)組成原理
1.3.1 微型計(jì)算機(jī)系統(tǒng)組成
1.3.2 微型計(jì)算機(jī)分類(lèi)
1.4 CPU內(nèi)部結(jié)構(gòu)及微機(jī)的工作過(guò)程
1.4.1 典型的CPU內(nèi)部結(jié)構(gòu)
1.4.2 存儲(chǔ)器的內(nèi)部結(jié)構(gòu)及讀寫(xiě)操作
1.4.3 微型計(jì)算機(jī)工作過(guò)程
1.5 微型計(jì)算機(jī)的主要性能指標(biāo)及典型配置
1.5.1 微型計(jì)算機(jī)的主要性能指標(biāo)
1.5.2 微型計(jì)算機(jī)硬件系統(tǒng)的典型配置
習(xí)題1
第2章 80x86CPU
2.1 8086/8088CPU編程結(jié)構(gòu)
2.1 118086/8088CPU內(nèi)部編程結(jié)構(gòu)
2.1.2 8086/8088內(nèi)部寄存器
2.2 8086/8088的引腳信號(hào)及工作模式
2.2.1 8086/8088的引腳信號(hào)
2.2.2 8086/8088的工作模式
2.3 8086/8088總線(xiàn)操作時(shí)序
2.3.1 指令周期和總線(xiàn)周期
2.3.2 總線(xiàn)讀操作時(shí)序
2.3 13總線(xiàn)寫(xiě)操作時(shí)序
2.4 8086/8088存儲(chǔ)器的組織和管理
2.4.1 8086/8088存儲(chǔ)器的組織
2.4.2 存儲(chǔ)器的分段管理
2.5 多處理器系統(tǒng)
2.5.1 8086/8088的協(xié)處理器,
2.5.2 多處理器系統(tǒng)
2.6 從80286到Penfium系列CPU的發(fā)展過(guò)程
2.6.1 Intel80286CPU的基本結(jié)構(gòu)
2.6.2 Intel80386CPU的基本結(jié)構(gòu)
2.6.3 Intel80486CPU的基本結(jié)構(gòu)
2.6.4 Intel PentiumCPU
2.6.5 IntelPentiumⅡLCPU
2.6.6 IntelPentiumⅢCPU
2.6.7.PentiumⅣCPIJ簡(jiǎn)介
2.6.8 新一代CPU-ltanitim(安騰)
2.6.9 雙核處理器
習(xí)題2
第3章 微型計(jì)算機(jī)指令系統(tǒng)
3.1 指令的構(gòu)成和操作數(shù)的類(lèi)型
3.1.1 指令構(gòu)成
3.1.2 操作數(shù)的類(lèi)型
3.2 尋址方式
3.2.1 立即尋址
3.2.2 寄存器尋址
3.2.3 直接尋址
3.2.4 寄存器間接尋址
3.2.5 變址尋址
3.2.6 基址尋址
3.2.7 基址、變址尋址方式
3.2.8 隱含尋址
3.3 808618088指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運(yùn)算指令
3.3.3 邏輯運(yùn)算和移位指令
3.3.4 串操作指令
3.3.5 控制轉(zhuǎn)移指令
3.3.6 中斷指令
3.3.7 處理器控制指令
3.4 8086/8088指令系統(tǒng)的擴(kuò)充
3.4.1 80286擴(kuò)充與增加的指令
3.4.2 80386擴(kuò)充與增加的指令
3.4.3 80486擴(kuò)充的指令
3.4.4 Pentium擴(kuò)充的指令
習(xí)題3
第4章 匯編語(yǔ)言程序設(shè)計(jì)
4.1 概述
4.1.1 機(jī)器語(yǔ)言
4.1.2 匯編語(yǔ)言
4.1.3 高級(jí)語(yǔ)言
4.1.4 宏匯編程序及上機(jī)過(guò)程簡(jiǎn)介
4.2 匯編語(yǔ)言源程序的格式和基本語(yǔ)法
4.2.1 匯編語(yǔ)言源程序分段結(jié)構(gòu)
4.2.2 匯編語(yǔ)言語(yǔ)句類(lèi)型和格式
4.3 偽操作命令和宏指令
4.3.1 數(shù)據(jù)定義和存儲(chǔ)器分配偽指令
4.3.2 符號(hào)定義偽指令
4.3.3 程序模塊定義偽指令
4.3.4 過(guò)程定義偽指令PROC/ENDP
4.3.5 宏指令語(yǔ)句
4.3.6 模塊連接偽指令:PUBLIC和EXTRN
4.3.7 列表偽指令
4.4 DOS和BIOS調(diào)用
4.4.1 概述
4.4.2 DOS系統(tǒng)功能調(diào)用
4.4.3 ROMBIOS中斷調(diào)用
4.5 匯編語(yǔ)言程序設(shè)計(jì)
4.5.1 匯編語(yǔ)言源程序的框架結(jié)構(gòu)
4.5.2 程序設(shè)計(jì)基本步驟
4.5.3 匯編語(yǔ)言程序設(shè)計(jì)應(yīng)注意的問(wèn)題
4.5.4 程序的基本結(jié)構(gòu)和基本程序設(shè)計(jì)
4.5.5 高級(jí)語(yǔ)言與匯編語(yǔ)言的混合編程
習(xí)題4
第5章 存儲(chǔ)器及其與CPU的接口
5.1 存儲(chǔ)器分類(lèi)
5.1.1 半導(dǎo)體存儲(chǔ)器的分類(lèi)
5.1.2 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
5.2 隨機(jī)讀寫(xiě)存儲(chǔ)器
5.2.1 靜態(tài)讀寫(xiě)存儲(chǔ)器SRAM
5.2.2 動(dòng)態(tài)讀寫(xiě)存儲(chǔ)器DRAM
5.2.3 多端口存儲(chǔ)器
5.3 只讀存儲(chǔ)器ROM
5.3.1 掩模ROM
5.3.2 可擦除可編程的只讀存儲(chǔ)器EPROM
5.3.3 電可擦除可編程只讀存儲(chǔ)器EEPROM
5.4 存儲(chǔ)器與CPU接口的基本技術(shù)
5.4.1 接口連接應(yīng)注意的問(wèn)題
5.4.2 CPU與存儲(chǔ)器的連接
5.5 高速緩沖存儲(chǔ)器Cache
5.5.1 工作原理
5.5.2 高速緩存與主存的存取一致性
5.6 外部存儲(chǔ)器簡(jiǎn)介
5.6.1 磁盤(pán)
5.6.2 光盤(pán)
5.6.3 存儲(chǔ)卡
習(xí)題5
第6章 輸入輸出接口及中斷技術(shù)
6.1 輸入輸出接口概述
6.2 pc系列微機(jī)i/o端口和i/o端口地址譯碼
6.3 cpu與外設(shè)之間數(shù)據(jù)傳送的控制方式
6.4 中斷技術(shù)
6.5 可編程中斷控制器
習(xí)題6
第7章 總線(xiàn)技術(shù)
7.1 概述
7.2 ibm pc/xt和pc/at的系統(tǒng)總線(xiàn)
7.3 pc機(jī)的其他系統(tǒng)總線(xiàn)
7.4 通信總線(xiàn)
習(xí)題
第8章 可編程并行接口芯片及其應(yīng)用
第9章 串行通信接口及總線(xiàn)標(biāo)準(zhǔn)
第10章 模擬接口技術(shù)
第11章 常用外設(shè)和人機(jī)交互接口
附錄
中英文對(duì)照索引
參考文獻(xiàn)