定 價(jià):46.8 元
叢書名:“十二五”職業(yè)教育國家規(guī)劃教材
- 作者:孫杰,曲翠璐,新世紀(jì)高職高專教材編審委員會(huì) 編
- 出版時(shí)間:2019/9/1
- ISBN:9787568522779
- 出 版 社:大連理工大學(xué)出版社
- 中圖法分類:TP36
- 頁碼:279
- 紙張:膠版紙
- 版次:6
- 開本:16開
《微機(jī)原理(第6版)》在講述微型計(jì)算機(jī)原理、匯編語言和接口技術(shù)的過程中,把微型計(jì)算機(jī)硬件、軟件等方面的知識有機(jī)地結(jié)合在一起,再輔以精選的實(shí)例,使學(xué)生了解和掌握微型計(jì)算機(jī)的工作原理和軟件控制硬件的過程。教材中設(shè)計(jì)了一定量的操作實(shí)驗(yàn),使學(xué)生借助實(shí)戰(zhàn)演練這一環(huán)節(jié)加深對微型計(jì)算機(jī)的工作原理的感性認(rèn)識,力求達(dá)到學(xué)以致用的目的,為工作過程中應(yīng)用微型計(jì)算機(jī)打下堅(jiān)實(shí)的基礎(chǔ)。
《微機(jī)原理(第6版)》在編寫時(shí)力求從實(shí)際教學(xué)角度出發(fā),為便于學(xué)生學(xué)習(xí)和理解,以80X86為基礎(chǔ)構(gòu)建微型計(jì)算機(jī)的模型。同時(shí)又充分考慮微型計(jì)算機(jī)技術(shù)的發(fā)展,教材中包含目前主流的32位、64位硬件系統(tǒng)的基本原理和應(yīng)用等內(nèi)容,較為完整、系統(tǒng)地介紹了微型計(jì)算機(jī)的發(fā)展軌跡和新的技術(shù)應(yīng)用。
第1章 微型計(jì)算機(jī)
1.1 微型計(jì)算機(jī)系統(tǒng)概述
1.1.1 微型計(jì)算機(jī)的體系結(jié)構(gòu)和系統(tǒng)構(gòu)成
1.1.2 微機(jī)系統(tǒng)的主要性能指標(biāo)
1.1.3 微型計(jì)算機(jī)的基本工作過程
1.1.4 微型計(jì)算機(jī)的應(yīng)用及發(fā)展
1.2 PC系列微機(jī)的基本結(jié)構(gòu)
1.2.1 PC系列微機(jī)的發(fā)展簡史和結(jié)構(gòu)演化
1.2.2 IBM PC/AT的基本結(jié)構(gòu)
1.2.3 80386/80486微機(jī)的基本結(jié)構(gòu)
1.2.4 現(xiàn)代微機(jī)的基本結(jié)構(gòu)
1.3 主板芯片組簡述
1.3.1 主板芯片組的功能
1.3.2 主板芯片組支持的CPU
1.4 平板電腦
1.4.1 平板電腦的特點(diǎn)
1.4.2 平板電腦的生產(chǎn)廠商
1.4.3 平板電腦的典型代表
本章小結(jié)
習(xí)題
第2章 微處理器
2.1 微處理器概述
2.1.1 Intel處理器的起源和發(fā)展
2.1.2 Intel處理器簡介
2.1.3 其他主流的微處理器簡介
2.2 微處理器的硬件結(jié)構(gòu)
2.2.1 中央處理單元(CPU)的構(gòu)成
2.2.2 微處理器的基本功能部件
2.2.3 微處理器的基本寄存器
2.3 微處理器的總線
2.3.1 總線的結(jié)構(gòu)
2.3.2 總線的操作
2.4 微處理器的基本操作流程
2.4.1 指令執(zhí)行的基本過程
2.4.2 微處理器的時(shí)序
2.5 Intel處理器的結(jié)構(gòu)和原理
2.5.1 80X86處理器的結(jié)構(gòu)
2.5.2 Pentium 4處理器的結(jié)構(gòu)
2.5.3 Intel Core 2處理器的結(jié)構(gòu)
2.5.4 Intel第十代處理器結(jié)構(gòu)
2.5.5 微處理器的主要性能指標(biāo)
2.6 IA-32微處理器相關(guān)技術(shù)術(shù)語
2.7 lA-32微處理器的工作方式
2.8 ARM微處理器的體系結(jié)構(gòu)
2.8.1 ARM微處理器概述
2.8.2 ARM微處理器的工作狀態(tài)和模式
2.8.3 ARM微處理器系列
2.8.4 典型ARM微處理器
本章小結(jié)
習(xí)題
第3章 微處理器指令系統(tǒng)
3.1 微處理器指令系統(tǒng)概述
3.1.1 指令系統(tǒng)分類
3.1.2 指令格式
3.1.3 尋址方式
3.2 IA-32指令系統(tǒng)簡介
3.2.1 基本通用指令
3.2.2 X87FPU指令
3.3 微處理器指令系統(tǒng)的發(fā)展
3.3.1 IA-32架構(gòu)
3.3.2 X86-64架構(gòu)
3.4 匯編語言程序的基本結(jié)構(gòu)
3.4.1 匯編語言的語句成分
3.4.2 匯編語言的語句類型
3.4.3 匯編語言的語句結(jié)構(gòu)
3.4.4 匯編語言源程序的基本結(jié)構(gòu)
本章小結(jié)
習(xí)題
實(shí)戰(zhàn)演練1 匯編程序設(shè)計(jì)基礎(chǔ)
實(shí)驗(yàn)1 匯編工具的使用
實(shí)驗(yàn)2 循環(huán)程序設(shè)計(jì)
實(shí)驗(yàn)3 分支程序設(shè)計(jì)
第4章 存儲(chǔ)器及其管理
4.1 存儲(chǔ)器概述
4.1.1 存儲(chǔ)器在計(jì)算機(jī)中的應(yīng)用
4.1.2 存儲(chǔ)體系與分級結(jié)構(gòu)
4.1.3 存儲(chǔ)器的分類
4.1.4 存儲(chǔ)器的基本技術(shù)參數(shù)
4.2 主存儲(chǔ)器的組成結(jié)構(gòu)
4.2.1 存儲(chǔ)體
4.2.2 地址接口電路
4.2.3 數(shù)據(jù)接口電路
4.2.4 讀寫控制接口電路
4.3 隨機(jī)存取存儲(chǔ)器(RAM)
4.3.1 靜態(tài)隨機(jī)存取存儲(chǔ)器
4.3.2 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器
4.3.3 DRAM的快速操作方式
4.4 X86下的內(nèi)存(DRAM)
4.4.1 內(nèi)存條的特征及結(jié)構(gòu)
4.4.2 30 pin/72 pin單列直插內(nèi)存條(SIMM)
4.4.3 168 pin雙列直插內(nèi)存條(DIMM)
4.4.4 184 pin DDR SDRAM內(nèi)存條
4.4.5 DDR 2 SDRAM、DDR 3 SDRAM和DDR4 SDRAM
4.4.6 GDDR
4.4.7 雙通道內(nèi)存技術(shù)
4.5 只讀存儲(chǔ)器(RoM)
4.5.1 只讀存儲(chǔ)器的特點(diǎn)和分類
4.5.2 掩模只讀存儲(chǔ)器(ROM)
4.5.3 可編程只讀存儲(chǔ)器(PROM)
4.5.4 紫外線擦除可編程只讀存儲(chǔ)器(EPRoM)
4.5.5 電擦除可編程只讀存儲(chǔ)器(EEPROM)
4.5.6 Flash只讀存儲(chǔ)器
4.5.7 FRAM鐵電存儲(chǔ)器
4.6 高速緩沖存儲(chǔ)器Cache
4.6.1 Cache的意義及作用
4.6.2 Cache的工作原理及過程
4.7 存儲(chǔ)器的組織與管理
4.7.1 存儲(chǔ)器在系統(tǒng)中的連接邏輯
4.7.2 PC的存儲(chǔ)管理
本章小結(jié)
習(xí)題
第5章 微機(jī)系統(tǒng)總線技術(shù)
5.1 微機(jī)系統(tǒng)總線技術(shù)概述
5.1.1 總線技術(shù)簡介
5.1.2 總線的分類
5.1.3 總線的主要參數(shù)
5.1.4 總線操作與通信協(xié)議
5.1.5 總線的標(biāo)準(zhǔn)化
5.2 微機(jī)系統(tǒng)內(nèi)部總線及接口標(biāo)準(zhǔn)
5.2.1 ISA總線
5.2.2 EISA總線
5.2.3 PCI總線
5.2.4 AGP總線
5.2.5 PCI:Express(PCI-E)總線
5.3 微機(jī)系統(tǒng)外部總線及接口標(biāo)準(zhǔn)
5.3.1 RS-232
5.3.2 通用串行總線USB
5.3.3 高性能串行總線IEEE 1394
本章小結(jié)
習(xí)題
實(shí)戰(zhàn)演練2 外部總線通信
實(shí)驗(yàn) RS-232通信實(shí)驗(yàn)
第6章 8086/8088微機(jī)系統(tǒng)的功能組件
6.1 8086/8088微機(jī)系統(tǒng)概述
6.2 可編程定時(shí)/計(jì)數(shù)器Intel 8253/8254
6.2.1 Intel 8253/8254概述
6.2.2 Intel 8253的功能
6.2.3 Intel 8253的外部引腳與內(nèi)部結(jié)構(gòu)
6.2.4 Intel 8253芯片的工作方式
6.2.5 Intel 8253的控制邏輯
6.2.6 Intel 8253在IBM PC/XT中的應(yīng)用
6.3 中斷控制器Intel 8259A
6.3.1 Intel 8259A概述
6.3.2 Intel 8259A的功能
6.3.3 Intel 8259A的外部引腳與內(nèi)部結(jié)構(gòu)
6.3.4 Intel 8259A芯片的工作方式
6.3.5 Intel 8259A在IBM PC/XT外部中斷系統(tǒng)中的應(yīng)用
6.4 可編程DMA控制器Intel 8237A
6.4.1 Intel 8237A概述
6.4.2 Intel 8237A的功能
6.4.3 Intel 8237A的內(nèi)部結(jié)構(gòu)與外部引腳
6.4.4 Intel 8237A芯片的工作方式
6.4.5 Intel 8237A數(shù)據(jù)的傳送類型
6.4.6 Intel 8237A DMA控制器在IBM PC中的應(yīng)用
6.5 功能組件在高檔微機(jī)中的演變
6.5.1 芯片組概述
6.5.2 芯片組的體系結(jié)構(gòu)
6.5.3 芯片組支持的新技術(shù)
本章小結(jié)
習(xí)題
實(shí)戰(zhàn)演練3 I/O接口實(shí)驗(yàn)
實(shí)驗(yàn)1 Intel 8253計(jì)數(shù)器實(shí)驗(yàn)
實(shí)驗(yàn)2 使用Intel 8259A的單級中斷控制實(shí)驗(yàn)
第7章 輸入/輸出系統(tǒng)
7.1 微型計(jì)算機(jī)中的中斷機(jī)制
7.1.1 中斷的基本概念
7.1.2 微型計(jì)算機(jī)中的中斷系統(tǒng)及功能
7.1.3 微機(jī)系統(tǒng)中的中斷調(diào)用機(jī)制
7.1.4 IBM-PC微型計(jì)算機(jī)中斷系統(tǒng)的結(jié)構(gòu)
7.2 輸入/輸出接口
7.2.1 輸入/輸出接口概述
7.2.2 輸入/輸出接口的構(gòu)成與功能
7.2.3 輸入/輸出接口信息的種類
7.2.4 輸入/輸出端口的編址方式
7.2.5 輸入/輸出指令
7.2.6 輸入/輸出控制方式
7.3 聲卡
7.3.1 聲卡簡介
7.3.2 聲卡的構(gòu)成與功能
7.3.3 聲卡的工作原理
7.3.4 聲卡標(biāo)準(zhǔn)AC'97介紹
7.4 網(wǎng)卡
7.4.1 網(wǎng)卡簡介
7.4.2 網(wǎng)卡的構(gòu)成、分類與功能
7.4.3 網(wǎng)卡的工作原理
本章小結(jié)
習(xí)題
第8章 人機(jī)交互設(shè)備及人機(jī)I/O接口
8.1 人機(jī)交互設(shè)備在微型計(jì)算機(jī)系統(tǒng)中的作用
8.2 微型計(jì)算機(jī)系統(tǒng)提供的外部設(shè)備接口
8.2.1 微型計(jì)算機(jī)人機(jī)交互設(shè)備接口的配置形式
8.2.2 現(xiàn)代微型計(jì)算機(jī)接口的層次化配置模式
8.3 微型計(jì)算機(jī)系統(tǒng)常用外設(shè)及接口簡介
8.3.1 鍵盤的工作原理及接口
8.3.2 鼠標(biāo)及接口
8.3.3 視頻顯示的原理及接口
8.4 打印機(jī)及接口
8.4.1 打印機(jī)概述
8.4.2 主流打印設(shè)備簡介
8.4.3 微型計(jì)算機(jī)系統(tǒng)與打印機(jī)的接口
8.5 觸摸屏
8.5.1 觸摸屏概述
8.5.2 觸摸屏的分類
8.5.3 觸摸屏的基本原理
本章小結(jié)
習(xí)題
參考文獻(xiàn)