《數(shù)字電子技術》系統(tǒng)闡述了數(shù)字電子技術的相關知識,全書共9章,主要內(nèi)容包括:數(shù)制與編碼、邏輯代數(shù)基礎、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生和整形、模擬信號與數(shù)字信號的轉(zhuǎn)換、半導體存儲器與可編程器件等內(nèi)容!稊(shù)字電子技術》每章后面都設有小結(jié)、習題,書后對《數(shù)字電子技術》中的主要文字符號及其說明、常用標準集成電路器件、常用74LS系列集成電路,以及常用邏輯符號等加以了匯總。書中給出了較多的例題和應用實例,特別針對每章節(jié)的重點內(nèi)容,在“任務訓練”部分里用Multisimlo電路仿真和設計的軟件進行每章教學任務的模擬訓練。
《數(shù)字電子技術》適用于高等院校電子信息類、自動化類、檢測與控制技術及儀器、計算機類、通信工程、汽車電子等專業(yè)的教材,可供夜大、電大等成人教育類型學校及職業(yè)培訓機構(gòu)使用,還可以供其他工科專業(yè)師生和從事電子技術工作的工程技術人員閱讀。
第1章 數(shù)制與編碼
1.1 數(shù)制
1.1.1 概述
1.1.2 十進制數(shù)
1.1.3 二進制數(shù)、八進制數(shù)和十六進制數(shù)
1.1.4 不同數(shù)制之間的轉(zhuǎn)換
1.2 編碼
1.2.1 二一十進制編碼
1.2.2 其他編碼簡介
1.3 任務訓練:熟悉Multisim仿真軟件的使用
1.3.1 Multisim概述
1.3.2 Multisim10的元器件庫
1.3.3 Multisim10的儀器儀表庫
1.3.4 構(gòu)建仿真電路的基本操作
知識拓展 二進制正負數(shù)表示法
本章小結(jié)
習題
第2章 邏輯代數(shù)基礎
2.1 邏輯代數(shù)的基本概念
2.1.1 基本邏輯運算
2.1.2 邏輯函數(shù)及其表示方法
2.2 邏輯代數(shù)的基本定律和規(guī)則
2.2.1 邏輯代數(shù)的基本定律
2.2.2 邏輯代數(shù)的重要運算規(guī)則
2.3 邏輯函數(shù)的化簡
2.3.1 邏輯函數(shù)的最簡表達式
2.3.2 邏輯函數(shù)的公式化簡法
2.3.3 邏輯函數(shù)的卡諾圖化簡法
2.4 任務訓練:用MLJltisim進行邏輯函數(shù)的化簡和表述方法的轉(zhuǎn)換
2.4.1 邏輯函數(shù)表達式轉(zhuǎn)換成真值表
2.4.2 邏輯函數(shù)表達式轉(zhuǎn)換成邏輯圖
2.4.3 邏輯圖轉(zhuǎn)換成真值表和邏輯函數(shù)表達式
2.4.4 邏輯函數(shù)的化簡
知識拓展 具有隨意項的邏輯函數(shù)及其化簡
本章小結(jié)
習題
第3章 邏輯門電路
3.1 概述
3.1.1 邏輯門電路概述
3.1.2 半導體的開關特性
3.2 基本邏輯門電路
3.2.1 邏輯關系
3.2.2 與門、或門和非門電路
3.2.3 其他門電路
3.3 TTL門電路
3.3.1 TTL與非門的工作原理
3.3.2 TTL與非門的特性和參數(shù)
3.3.3 TTL門電路應用中的注意事項
3.4 CMOS門電路
3.4.1 常見CMOS門電路
3.4.2 cMOs集成電路使用注意事項
3.5 任務訓練:用Multisim仿真TTL與非門的邏輯功能
3.5.1 仿真方案設計
3.5.2 仿真電路的構(gòu)建及仿真運行
3.5.3 說明
知識拓展 TTL和CMOS門電路的接口
本章小結(jié)
習題
第4章 組合邏輯電路
4.1 組合邏輯電路的分析與設計
4.1.1 組合邏輯電路的分析
4.1.2 組合邏輯電路的設計
4.2 常見的組合邏輯電路
4.2.1 加法器
4.2.2 編碼器
4.2.3 譯碼器
4.2.4 數(shù)據(jù)選擇器和分配器
4.3 任務訓練:用MuItisim仿真譯碼器及其應用電路
4.3.1 仿真方案設計
4.3.2 仿真電路的構(gòu)建及仿真運行
知識拓展 組合電路中的競爭與險象
本章小結(jié)
習題
第5章 觸發(fā)器
5.1 概述
5.2 基本RS觸發(fā)器
5.2.1 基本Rs觸發(fā)器的電路結(jié)構(gòu)
5.2.2 基本RS觸發(fā)器的工作原理
5.2.3 基本RS觸發(fā)器的邏輯功能描述
5.2.4 基本RS觸發(fā)器的特點
5.3 同步RS觸發(fā)器
5.3.1 同步RS觸發(fā)器的電路結(jié)構(gòu)
5.3.2 同步RS觸發(fā)器的邏輯功能
5.3.3 同步RS觸發(fā)器的真值表
5.3.4 同步RS觸發(fā)器的特點
5.4 主從觸發(fā)器
5.4.1 主從RS觸發(fā)器
5.4.2 主從JK觸發(fā)器
5.5 其他觸發(fā)器的介紹
5.5.1 T觸發(fā)器
5.5.2 T’觸發(fā)器
5.5.3 D觸發(fā)器
5.6 任務訓練:用Musim仿真主從JK觸發(fā)器
5.6.1 仿真方案設計
5.6.2 仿真電路的構(gòu)建及仿真運行
5.6.3 仿真結(jié)果分析
5.6.4 說明
知識拓展 觸發(fā)器的脈沖工作特性
本章小結(jié)
習題
第6章 時序邏輯電路
6.1 概述
6.1.1 時序邏輯電路的結(jié)構(gòu)及特點
6.1.2 時序邏輯電路的分類
6.1.3 時序邏輯電路的描述方法
6.2 時序邏輯電路的分析
6.2.1 時序邏輯電路的分析方法
6.2.2 時序邏輯電路的分析實例
6.3 常用時序邏輯電路
6.3.1 計數(shù)器
6.3.2 寄存器
6.4 同步時序邏輯電路的設計
6.4.1 同步時序邏輯電路的設計方法
6.4.2 同步時序邏輯電路的設計實例
6.4.3 異步時序邏輯電路的設計
6.5 任務訓練:用MuItisim仿真移位寄存器及其應用電路
6.5.1 仿真方案設計
6.5.2 仿真電路的構(gòu)建及仿真運行
知識拓展 數(shù)字鐘
本章小結(jié)
習題
第7章 脈沖波形的產(chǎn)生與整形
7.1 概述
7.2 555定時器
7.2.1 555定時器的電路結(jié)構(gòu)與工作原理
7.2.2 555定時器的功能表
7.3 施密特觸發(fā)器
7.3.1 施密特觸發(fā)器概述
7.3.2 用555定時器構(gòu)成的施密特觸發(fā)器
7.3.3 施密特觸發(fā)器的典型應用
7.4 單穩(wěn)態(tài)觸發(fā)器
7.4.1 單穩(wěn)態(tài)觸發(fā)器概述
7.4.2 用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.4.3 集成單穩(wěn)態(tài)觸發(fā)器
7.4.4 單穩(wěn)態(tài)觸發(fā)器的典型應用
7.5 任務訓練:用Multsim仿真555定時器及其應用電路
7.5.1 仿真方案設計
7.5.2 仿真電路的構(gòu)建及仿真運行
知識拓展 多諧振蕩器
本章小結(jié)
習題
第8章 模擬信號與數(shù)字信號的轉(zhuǎn)換
8.1 概述
8.2 D/A轉(zhuǎn)換器
8.2.1 D/A轉(zhuǎn)換器的工作原理和轉(zhuǎn)換電路
8.2.2 D/A轉(zhuǎn)換器的主要技術參數(shù)
8.3 A/D轉(zhuǎn)換器
8.3.1 A/D轉(zhuǎn)換器的工作原理和轉(zhuǎn)換電路
8.3.2 A/D轉(zhuǎn)換器的主要技術參數(shù)
8.4 任務訓練:用MuItisim仿真集成D/A、A/D轉(zhuǎn)換器
8.4.1 仿真方案設計
8.4.2 仿真電路的構(gòu)建及仿真運行
知識拓展 調(diào)制解調(diào)器
本章小結(jié)
習題
第9章 半導體存儲器與可編程器件
9.1 存儲器
9.1.1 概述
9.1.2 存儲器的基本結(jié)構(gòu)及工作原理
9.2 可編程邏輯器件PLD
9.2.1 PLD的基本結(jié)構(gòu)
9.2.2 PLD的邏輯符號畫法和約定
9.3 可編程邏輯陣列PLA
9.3.1 PLA的工作原理及應用
9.3.2 PLA的擴展
9.4 可編程邏輯陣列
9.4.1 PAL器件結(jié)構(gòu)
9.4.2 PAL器件實例及應用
9.5 通用陣列邏輯
9.5.1 GAL器件概述
9.5.2 GAL器件的基本結(jié)構(gòu)
9.5.3 GAL器件的工作模式及應用
9.6 現(xiàn)場可編程門陣列FPGA
9.6.1 概述
9.6.2 FPGA器件的基本結(jié)構(gòu)
9.6.3 FPGA器件的應用實例
9.7 任務訓練:用MIJltisim仿真隨機存儲器
9.7.1 仿真方案設計
9.7.2 仿真電路的構(gòu)建及仿真運行
知識拓展 在系統(tǒng)可編程邏輯器件
本章小結(jié)
習題
附錄
附錄A 本書中的主要文字符號及其說明
附錄B 常用標準集成電路器件
附錄C 常用74LS系列集成電路
附錄D 常用邏輯符號的對照表
參考文獻