本書是面向數(shù)字芯片設計與驗證的入門書籍,是微電子相關專業(yè)的基礎課程。本書以理論基礎為核心,以參考實例為主線,幫助讀者迅速建立數(shù)字芯片設計和驗證的概念和設計基礎,包括兩篇:數(shù)字電路及Verilog篇講解數(shù)字邏輯電路基礎,硬件描述語言Verilog的基礎語法,對應的實例分析,以及組合邏輯電路和時序邏輯電路的設計和驗證的參考
本書是結合新的人才培養(yǎng)方案和“數(shù)字電路基礎”課程的要求而編寫,介紹數(shù)字電路的基本概念、基本器件、基本方法和基本應用。 全書共9章,分為上、下兩篇。上篇1~6章,為數(shù)字電路基礎理論部分;第1章為邏輯代數(shù)基礎,介紹數(shù)制和碼制、邏輯代數(shù)、邏輯函數(shù)的表示方法以及化簡;第2章為邏輯門電路,介紹晶體管開關電路、集成邏輯門電路的分
本書主要內(nèi)容包括6個項目模塊:舉重裁判電路的設計與制作、優(yōu)先數(shù)顯電路的設計與制作、四人搶答器電路的設計與制作、計數(shù)器電路的設計與制作、變音門鈴電路的設計與制作、模數(shù)轉換及可編程邏輯器件。另附有3個綜合實訓項目:多路循環(huán)彩燈控制電路的設計與制作,觸摸式防盜報警電路的設計與制作、隨機數(shù)顯電路的設計與制作。
本書以理論知識、驗證性實驗、項目制作為主線,對數(shù)字電子技術相關內(nèi)容進行介紹。主要內(nèi)容有邏輯代數(shù)基礎,門電路及其應用,組合邏輯電路及其應用,觸發(fā)器及其應用,集成555定時器及其應用,時序邏輯電路及其應用,模/數(shù)、數(shù)/模轉換器及其應用等。
本書講解了SystemVerilog的基本語法和工作原理,同時結合了UVM驗證方法學中的驗證技術知識。講述的內(nèi)容主要包括:基本數(shù)據(jù)類型、接口、類、隨機化、約束、進程同步、功能覆蓋和DPI技術。書中使用了約270個完整實例,詳細說明了每個知識點在實際項目中的應用。最后使用學過的驗證技術搭建一個基于SystemVerilo
本書分為三篇,共12章。第一篇分為2章,講述數(shù)字電路的數(shù)制、補碼和編碼以及數(shù)字系統(tǒng)分析與設計的工具邏輯代數(shù)。第二篇分為7章,以原理為主線,以器件為基礎,以應用為目標,講述數(shù)字以及數(shù);旌舷到y(tǒng)設計中常用的集成電路門電路、組合邏輯電路、時序邏輯電路以及存儲器、脈沖電路和A/D、D/A轉換器,并通過章內(nèi)的思考與練習拓展讀者思
本書內(nèi)容結合微電子產(chǎn)業(yè)和計算機硬件產(chǎn)業(yè)的最新發(fā)展現(xiàn)狀和技術前沿,注重基礎性、高階性、創(chuàng)新性和挑戰(zhàn)性相結合,采用模塊化的思想對教學內(nèi)容進行有機劃分,全書共9章,可以分為三個部分。第一部分是數(shù)字邏輯電路的基礎,由第1~3章組成,包括基本知識、邏輯代數(shù)基礎、半導體與集成門電路;第二部分是數(shù)字邏輯電路的經(jīng)典設計和分析方法,由4
本書內(nèi)容包括使用通用邏輯的設計、組合電路設計資源、算術單元設計、實用場景和設計技巧、時序設計技術、FSM設計技術、高級設計技術、系統(tǒng)設計和考慮因素等,每章配有相應的例題,有助于讀者理解和掌握數(shù)字設計方法。
本書在第1版、第2版得到廣大院校師生認可和選用的基礎上,結合職業(yè)教育專家的意見、近年來本課程取得的教學改革成果及電子行業(yè)技術發(fā)展和企業(yè)崗位變化編寫而成。本書以項目為導向、以能力培養(yǎng)為重點,通過對學生的職業(yè)能力(數(shù)字集成芯片的識別能力,功能表的解讀能力,數(shù)字電路的分析、設計、制作與調(diào)試能力)和社會能力的分析,對課程教學內(nèi)
本書采用工學結合,項目引導,任務驅動,教、學、做一體化的思路編寫,采用理論仿真實踐三維立體教學法,融入Multisim仿真技術和QuartusⅡ現(xiàn)代數(shù)字設計技術。 本書全方位融入課程思政目標及相應的思政案例、思政元素,將黨的二十大精神、愛國主義教育、民族自豪感、使命感、四個自信、工匠精神等潤物細無聲地融入課程中。 全書