本書定位在應(yīng)用型本科層次,內(nèi)容簡明,通俗易懂,由淺入深,突出集成器件的應(yīng)用,理論聯(lián)系實(shí)際。
全書共分為12章,分別為:數(shù)字邏輯概論、邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、鎖存器與觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與變換、數(shù)/模和模/數(shù)轉(zhuǎn)換、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、數(shù)字電路Multisim仿真研究、數(shù)字電路應(yīng)用實(shí)例。
本書篇幅適中、可讀性強(qiáng),可作為普通高等院校計(jì)算機(jī)相關(guān)專業(yè)、電氣自動(dòng)化技術(shù)和信息類相關(guān)專業(yè)應(yīng)用型本(專)科的教材或參考書,也可供從事電子技術(shù)工作的工程技術(shù)人員參考。
本書在內(nèi)容組織上以講清組合邏輯電路和時(shí)序邏輯電路的分析方法和設(shè)計(jì)方法為主線來介紹各種邏輯器件的功能及應(yīng)用,貫徹理論聯(lián)系實(shí)際和少而精的原則,加強(qiáng)了對(duì)中規(guī)模集成電路的應(yīng)用。對(duì)教學(xué)目的和要求中要求必須掌握的基本概念、基本原理和基本分析方法,做到講深講透,并注意講清思路、啟發(fā)思維,以培養(yǎng)舉一反三的能力。本書始終貫徹講、學(xué)、練相結(jié)合的原則,從能力培養(yǎng)的角度出發(fā),培養(yǎng)學(xué)生分析問題和解決問題的能力。
本書定位在應(yīng)用型本科層次,內(nèi)容簡明,通俗易懂,由淺入深,突出集成器件的應(yīng)用,理論聯(lián)系實(shí)際。
全書共分為12章,分別為:數(shù)字邏輯概論、邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、鎖存器與觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與變換、數(shù)/模和模/數(shù)轉(zhuǎn)換、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、數(shù)字電路Multisim仿真研究、數(shù)字電路應(yīng)用實(shí)例。
本書在內(nèi)容組織上以講清組合邏輯電路和時(shí)序邏輯電路的分析方法和設(shè)計(jì)方法為主線來介紹各種邏輯器件的功能及應(yīng)用,貫徹理論聯(lián)系實(shí)際和少而精的原則,加強(qiáng)了對(duì)中規(guī)模集成電路的應(yīng)用。對(duì)教學(xué)目的和要求中要求必須掌握的基本概念、基本原理和基本分析方法,做到講深講透,并注意講清思路、啟發(fā)思維,以培養(yǎng)舉一反三的能力。本書始終貫徹講、學(xué)、練相結(jié)合的原則,從能力培養(yǎng)的角度出發(fā),培養(yǎng)學(xué)生分析問題和解決問題的能力。
本書第1章由李靖編寫,第2章和第10章由韓;ň帉,第3章和第5章由卜旭芳編寫,第4章由白彥霞編寫,第6章和第8章由陳曉芳編寫,第7章、第11章和第12章由趙燕編寫,第9章由王琪編寫,課后答案由陳曉芳整理。全書由陳曉芳整理,白彥霞定稿。華北科技學(xué)院劉林生副教授對(duì)該書提出了許多寶貴的意見和建議,編者在此表示感謝。
本書篇幅適中、可讀性強(qiáng),可作為普通高等院校計(jì)算機(jī)相關(guān)專業(yè)、電氣自動(dòng)化技術(shù)和信息類相關(guān)專業(yè)應(yīng)用型本(專)科的教材或參考書,也可供從事電子技術(shù)工作的工程技術(shù)人員參考。
為方便教學(xué),本書還配有電子課件等教學(xué)資源包,任課教師和學(xué)生可以登錄我們愛讀書網(wǎng)(www.ibooks4us.com)免費(fèi)注冊(cè)并瀏覽,或者發(fā)郵件至hustpeiit@163.com免費(fèi)索取。
雖然編者對(duì)書稿做了多次校核,但是編者水平有限,懇請(qǐng)使用本教材的師生和相關(guān)讀者予以批評(píng)指正,以便不斷提高。
編者
2017年5月
第1章數(shù)字邏輯概論()
1.1數(shù)字電路與數(shù)字信號(hào)()
1.2數(shù)制()
1.3二進(jìn)制數(shù)的算術(shù)運(yùn)算()
1.4二進(jìn)制代碼()
1.5二值邏輯變量與基本邏輯運(yùn)算()
1.6邏輯函數(shù)及其表示方法()
第2章邏輯代數(shù)基礎(chǔ)()
2.1邏輯代數(shù)()
2.2邏輯函數(shù)的卡諾圖化簡法()
第3章邏輯門電路()
3.1MOS邏輯門電路()
3.2TTL邏輯門電路()
3.3邏輯描述中的幾個(gè)問題()
3.4邏輯門電路使用中的幾個(gè)實(shí)際問題()
第4章組合邏輯電路()
4.1概述()
4.2組合邏輯電路的分析()
4.3組合邏輯電路的設(shè)計(jì)()
4.4組合邏輯電路中的競爭冒險(xiǎn)()
4.5常用組合邏輯集成電路()
第5章鎖存器與觸發(fā)器()
5.1概述()
5.2鎖存器()
5.3觸發(fā)器的電路結(jié)構(gòu)和工作原理()
5.4觸發(fā)器的邏輯功能()
第6章時(shí)序邏輯電路()
6.1時(shí)序邏輯電路的基本概念()
6.2同步時(shí)序邏輯電路的分析()
6.3異步時(shí)序邏輯電路的分析()
6.4若干典型的時(shí)序邏輯電路()
6.5同步時(shí)序邏輯電路的設(shè)計(jì)()
第7章脈沖波形的產(chǎn)生與變換()
7.1概述()
7.2單穩(wěn)態(tài)觸發(fā)器()
7.3施密特觸發(fā)器()
7.4多諧振蕩器()
7.5555定時(shí)器及其應(yīng)用()
第8章數(shù)/模和模/數(shù)轉(zhuǎn)換()
8.1概述()
8.2D/A轉(zhuǎn)換器()
8.3A/D轉(zhuǎn)換器()
第9章半導(dǎo)體存儲(chǔ)器()
9.1只讀存儲(chǔ)器()
9.2隨機(jī)存取存儲(chǔ)器()
9.3存儲(chǔ)器容量的擴(kuò)展()
第10章可編程邏輯器件()
10.1可編程邏輯器件的基本特點(diǎn)()
10.2可編程邏輯陣列(PLA)()
10.3可編程陣列邏輯(PAL)()
10.4復(fù)雜的可編程邏輯器件(CPLD)()
第11章數(shù)字電路Multisim仿真研究()
11.1邏輯函數(shù)化簡與變換的Multisim仿真研究()
11.2組合邏輯電路的Multisim仿真研究()
11.3時(shí)序邏輯電路的Multisim仿真研究()
11.4微分型單穩(wěn)態(tài)觸發(fā)器的Multisim仿真研究()
11.5555定時(shí)器構(gòu)成的多諧振蕩器的Multisim仿真研究()
第12章數(shù)字電路應(yīng)用實(shí)例()
12.1遮擋式紅外聲光報(bào)警裝置()
12.230秒倒計(jì)時(shí)器()
課后答案()
附錄()
附錄A常用邏輯符號(hào)對(duì)照表()
附錄BCMOS和TTL門電路的技術(shù)參數(shù)表()
附錄C本書常用符號(hào)表()
參考文獻(xiàn)()